KFUPM ePrints

Current-Mode CMOS Rational-Powered Function Generator

l Current-Mode CMOS Rational-Powered Function Generator. Masters thesis, King Fahd University of Petroleum and Minerals.

[img]PDF - Published Version
Restricted to Abstract Only until 20 May 2019.
Available under License Creative Commons Attribution Non-commercial No Derivatives.

4Mb

Arabic Abstract

يُفضل استخدام التقنيات التناظرية في الدارات الحسابية؛ حيث أنها تعمل على طاقةٍ منخفضةٍ، وهي سريعةٌ نسبياً. تقترح هذه الرسالة تقريباً جديداً أبسط للدالة: y = x^a نسبية القدرة والقابلة للبرمجة، باستخدام شبه موصلٍ معدنيٍّ متكامل ٍ مغطى بالأكسيد CMOS تناظريّ ذي الوضع التياريّ يعمل في منطقة التشبع. تستخدم الدارات المقترحة عدداً أقل من المكونات؛ دائرة تربيعٍ و مرآتي تيّارٍ ذواتيْ ٨-بتّات قابلتين للبرمجة مع جهاز تحكمٍ لاتجاه تدفق التيّار. ولديك فهي تتطلب مساحةً أقل على الشريحة و تستهلك طاقةً أقل مقارنةً بالدارات المنشورة سابقاً. وتستخدم مصادر جهدٍ مزدوجٍ (± 1.25 فولت) مما يوفّر التوافق للاندماج مع الدوائرِ متكاملةٍ أخرى. تم التحقق من أداء التطبيق المقترح من خلال تغيير درجة الحرارة من -25°C إلى +75°C وتحليل مونتي كارلو Monte Carlo في برنامج T-Spice باستخدام تقنية 0.18 µm CMOS. تم تنفيذ تصميم تخطيط الدائرة للتأكد من جدوى الدارة عند التصنيع.

English Abstract

Analog techniques are preferably used in the computational circuits as they operate at low power, and they are relatively fast. This thesis proposes a new simpler approximation of the programmable rational powered function y = x^a using current-mode analog CMOS working in the saturation region. The proposed circuits utilize less number of components; a squaring circuit and two 8-bits programmable current mirrors with current flow direction controller. It demands less area on the chip and consumes less power compared to previously published circuits. It uses dual voltage sources ±1.25V offering compatibility to integrate with another Integrated Circuit. The proposed circuits were successfully simulated in T-Spice using 0.18 µm CMOS technology. The performance of the circuit was confirmed by varying the temperature from −25◦C to 75◦C and Monte Carlo analysis. The Layout design of the circuit was carried out to check the feasibility of the circuit in fabrication.



Item Type:Thesis (Masters)
Subjects:Engineering
Electrical
Divisions:College Of Engineering Sciences > Electrical Engineering Dept
Committee Advisor:Abuelma'atti, Muhammad Taher
Committee Members:Al-Absi, Munir A. Kulaib and Hussein, Alaa El-Din
ID Code:140710
Deposited By:ADI KURNIAWAN (g201401780)
Deposited On:21 May 2018 10:40
Last Modified:21 May 2018 10:40

Repository Staff Only: item control page