KFUPM ePrints

Computational Circuits Based On CMOS Operating In Subthreshold Region

l Computational Circuits Based On CMOS Operating In Subthreshold Region. Masters thesis, King Fahd University of Petroleum and Minerals.

[img]PDF
Restricted to Abstract Only until 15 May 2015.

3006Kb

Arabic Abstract

تعتبر الدوائر التماثلية الحاسوبية مهمة لمعالجة الإشارات في كثير من التطبيقات. في هذا الصدد، تمت دراسة عدة دوائر حسابية تماثلية باستخدام MOSFET يعمل في منطقة تحت جهد العتبة. بعد ذلك، تم تصميم ومحاكاة ثلاث دوائرتماثلية حسابية جديدة. الدائرة الأولى هي دائرة تماثلية متعددة الدوال، هذه الدائرة يمكن ان تستخدم لضرب اشارتين تماثليتين، او لقسمه اشارتين تماثليتين، كما يمكن استخدامها لتضخيم الفرق بين اشارتين او كدائرة تضخيم لتيار اشارة تماثلية. الدائرة الثانية هي دائرة تقوم بحساب الجذر التربيعي مع المقدرة على التحكم بمعامل التضخيم. أما الدائرة الثالثة فهي دائرة تماثلية تقوم بعملية الضرب لعدة اشارات تماثلية. وللتحقق من التصميم النظري تم استخدام برنامج محاكاة تانر لتقنية 0,35 و 0,18 ميكرو متر. ومن ثم تم تحليل الدوائر بافتراض عدم توافق مقاسات الترانزستورات لدراسة تأثير عدم التوافق على اداء هذه الدوائر.

English Abstract

Analog Computational circuits are used in many analog signal processing systems. Some current mode analog computational circuits using MOSFETs operating in subthreshold region were investigated. Consequently, three computational circuits based on MOSFTs operating in subthreshold region are designed. The first proposed circuit is a multi-function analog computational circuit. This circuit can be used as 4-Q multiplier, 2-Q divider, current-mode differential amplifier, differential-input-single-output current amplifier, and controllable gain current amplifier. The second proposed circuit is a controllable gain square-rooting circuit. This circuit can also be used to compute the geometric mean between two signals with controllable gain. The third proposed circuit is a multi-input analog multiplier. This circuit can be used to multiply three different signals simultaneously. It also can be used to find the cubic of a signal. The designed circuits were simulated using 0.35µm and 0.18µm CMOS technology in Tanner tools to confirm its functionality. Mismatch analysis for all the circuits were carried out to see the effect of mismatch on the performance of the proposed circuits.



Item Type:Thesis (Masters)
Subjects:Engineering
Electrical
Divisions:College Of Engineering Sciences > Electrical Engineering Dept
Committee Advisor:Al-Absi, Munir
Committee Members:Abuelma'atti, Muhammad and Saad, Al-Shahrani
ID Code:139201
Deposited By:ALSUHAIBANI EYAS SALEH (g200426700)
Deposited On:28 May 2014 13:23
Last Modified:28 May 2014 13:23

Repository Staff Only: item control page